8.8-ns 54×54-bit multiplier using new redundant binary architecture

Hiroshi Makino, Yasunobu Nakase, Hirofumi Shinohara

研究成果: Conference contribution

23 引用 (Scopus)

フィンガープリント 8.8-ns 54×54-bit multiplier using new redundant binary architecture' の研究トピックを掘り下げます。これらはともに一意のフィンガープリントを構成します。

Engineering & Materials Science