Heterogeneous multiprocessor on a chip which enables 54x AAC-LC stereo encoding

Masaki Ito*, Takashi Todaka, Takanobu Tsunoda, Hiroshi Tanaka, Tomoyuki Kodama, Hiroaki Shikano, Masafumi Onouchi, Kunio Uchiyama, Toshihiko Odaka, Tatsuya Kamei, Ei Nagahama, Manabu Kusaoke, Yusuke Nitta, Yasutaka Wada, Keiji Kimura, Hironori Kasahara

*この研究の対応する著者

研究成果: Conference contribution

7 被引用数 (Scopus)

抄録

A heterogeneous multiprocessor on a chip has been designed and implemented. It consists of 2 CPUs and 2 DRPs (Dynamic Reconfigurable Processors). The design of DRP was intended to achieve high-performance in a small area to be integrated on a SoC for embedded systems. Memory architecture of CPUs and DRPs were unified to improve programming and compiling efficiency. 54x AAC-LC stereo encoding has been enabled with 2 DRPs at 300MHz and 2 CPUs at 600MHz.

本文言語English
ホスト出版物のタイトル2007 Symposium on VLSI Circuits, VLSIC - Digest of Technical Papers
ページ18-19
ページ数2
DOI
出版ステータスPublished - 2007 12月 1
イベント2007 Symposium on VLSI Circuits, VLSIC - Kyoto, Japan
継続期間: 2007 6月 142007 6月 16

出版物シリーズ

名前IEEE Symposium on VLSI Circuits, Digest of Technical Papers

Other

Other2007 Symposium on VLSI Circuits, VLSIC
国/地域Japan
CityKyoto
Period07/6/1407/6/16

ASJC Scopus subject areas

  • 電子材料、光学材料、および磁性材料
  • 電子工学および電気工学

フィンガープリント

「Heterogeneous multiprocessor on a chip which enables 54x AAC-LC stereo encoding」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

引用スタイル